Hayashi's Blog
External icon
Yodalee's Blog
About
Series
  • 來開發 Visual Studio Code SystemVerilog plugin 吧!開發紀錄(四)

    Jul 16, 2021 vscode

    在前一篇文章說到了,如何在 Visual Studio Code 中使用 programmatic language features,加入滑鼠游標移動到程式碼時顯示一些提示的功能,上一篇文章中我們透過在 plugin 初始化的時候,使用了 registerHoverProvider 顯示 "Hover Content" 的提示。然而,在官方的文件中並不建議這樣作,而是使用 Lanugage Server 將 plugin 跟程式碼解析的功能分開。

    [系列文連結在此]

    Read More
  • 來開發 Visual Studio Code SystemVerilog plugin 吧!開發紀錄(三)

    Jul 1, 2021 vscode

    在前一篇文章說到,Visual Studio Code 的 programmatic language features 可以提供相當豐富的 IDE 功能,本篇文章將會嘗試使用 Visusl Studio Code 之 programmatic language features API,主要的參考資料還是 官方文件 。

    [系列文連結在此]

    Read More
  • 來開發 Visual Studio Code SystemVerilog plugin 吧!開發紀錄(二)

    Jun 28, 2021 vscode

    在本篇中,我將會參考 官方文件 ,替 Visual Studio Code 加入 SystemVerilog 的語法上色 (highlight) 功能。

    [系列文連結在此]

    Read More
  • 來開發 Visual Studio Code SystemVerilog plugin 吧!開發紀錄(一)

    Jun 27, 2021 vscode

    Visual Studio Code 為當代最受歡迎 IDE 之一,其強大的外掛系統提供了豐富的語言支援。然而現有的 plugin,對於 SystemVerilog 的支援程度跟商用 IDE 仍有一大段差距。因此就來挑戰看看,從零開始,用 官方教學 可以作到什麼程度吧!

    [系列文連結在此]

    Read More

Hayashi's Blog

Ahoy! 平凡無奇的工程師部落格 peko
Read More

Featured Posts

  • Systemverilog interface/modport 簡介&使用方法 (6 years after)
  • 在 Xilinx SoC 上放上自己的 IP(一)
  • 從一開始的 Xilinx SoC 開發,PetaLinux 使用(一)
  • 從零開始的 Xilinx SoC 開發(五)
  • 從零開始的 Xilinx SoC 開發(一)
  • 來開發 Visual Studio Code SystemVerilog plugin 吧!開發紀錄(四)
  • 來開發 Visual Studio Code SystemVerilog plugin 吧!開發紀錄(三)
  • 來開發 Visual Studio Code SystemVerilog plugin 吧!開發紀錄(二)
  • 來開發 Visual Studio Code SystemVerilog plugin 吧!開發紀錄(一)
  • SystemVerilog 中的 universal verfication methodology (UVM) 是什麼(二)
  • SystemVerilog 中的 universal verfication methodology (UVM) 是什麼(一)
  • Systemverilog interface/modport 簡介&使用方法
  • Hello Verilator—高品質&開源的 SystemVerilog(Verilog) 模擬器介紹&教學(三)
  • Hello Verilator—高品質&開源的 SystemVerilog(Verilog) 模擬器介紹&教學(二)
  • Hello Verilator—高品質&開源的 SystemVerilog(Verilog) 模擬器介紹&教學(一)
  • 從一個 C++ class 自動生成另外一個 adaptor class(二)
  • 從一個 C++ class 自動生成另外一個 adaptor class
  • 將 N 個球隨機放入 M 個桶子的數學問題
  • C++ smart pointer 之速度之討論(二)
  • C++ smart pointer 之速度之討論(一)
  • DRAM 的運作 (Computer Architecture 側)(二)
  • 現代編譯器優化竟然可以作國中等級的代數運算?
  • 用 C++ 測試記憶體延遲
  • 整數定數除法的代換 (constant integer division)
  • DRAM 的運作 (Computer Architecture 側)

Recent Posts

  • Boost hana
  • Systemverilog interface/modport 簡介&使用方法 (6 years after)
  • 如何簡單地用 Boost Coroutine 做出 Python yield
  • 在 Xilinx SoC 上放上自己的 IP(三)
  • 在 Xilinx SoC 上放上自己的 IP(二)
  • 從一開始的 Xilinx SoC 開發,PetaLinux 使用(三)
  • 在 Xilinx SoC 上放上自己的 IP(一)
  • 從一開始的 Xilinx SoC 開發,PetaLinux 使用(二)

categories

TECHNICAL 36 TOOL 18 ARCHITECTURE 3 PERFORMANCE 3 MATH 2 GAME 1 SYNTAX 1 THEMES 1

series

從零開始的-XILINX-SOC-開發 5 開發-VISUAL-STUDIO-CODE-SYSTEMVERILOG-PLUGIN 4 HELLO-VERILATOR-系列 3 在-XILINX-SOC-上放上自己的-IP 3 從一開始的-XILINX-SOC-開發PETALINUX-使用 3 DRAM-的運作 2 SMART-POINTER-速度 2 自動-CLASS-生成 2 BOOSTHANA 1 FACTORIO-介紹 1

tags

C++ 12 XILINX 12 VIVADO 8 SYSTEMVERILOG 7 VERILOG 6 VSCODE 4 COMPUTER-ARCHITECTURE 3 PETALINUX 3 TEMPLATE 3 VERILATOR 3
All tags
ADAPTOR-PATTERN2 BINOMIAL1 BOOST2 C++12 COMPILER2 COMPUTER-ARCHITECTURE3 CSS1 DATA-STRUCTURE1 FACTORIO1 FEATURED1 HANA1 HTML1 MAKEFILE1 MARKDOWN1 MULTINOMIAL1 PETALINUX3 POINTER2 STL1 STRING1 SYSTEMC2 SYSTEMVERILOG7 TEMPLATE3 THEMES1 UVM2 VERILATOR3 VERILOG6 VIM1 VIVADO8 VSCODE4 XILINX12
[A~Z][0~9]

2022 HAYASHI'S BLOG. (CC BY-NC-SA)